(最終更新日:2021-03-16 18:02:13)
  ツカモト サンロク   Tsukamoto Sanroku
  塚本 三六
   所属   神奈川大学  工学部 電気電子情報工学科
   職種   准教授
■ 学会発表
1. 2019/11 A 9b 100MS/s 1.46mW SAR ADC in 65nm CMOS(IEEE Asian Solid-State Circuits Conference)
2. 2017/06 Ising-Model Optimizer with Parallel-Trial Bit-Sieve Engine(11th International Conference on Complex, Intelligent, and Software Intensive Systems (CISIS))
3. 2014/06 7-bit 0.8-1.2GS/s Dynamic Architecture and Frequency Scaling Subrange ADC with Binary-Search/Flash Live Configuring Technique(IEEE Symposium on VLSI Circuits)
4. 2013/02 32Gb/s Data-Interpolator Receiver with 2-Tap DFE in 28nm CMOS(IEEE International Solid-State Circuits Conference)
5. 2012/04 A 6b, 1GS/s, 9.9mW Interpolated Subranging ADC in 65nm CMOS(IEEE International Symposium on VLSI Design, Automation, and Test (VLSI-DAT))
全件表示(14件)
■ 著書・論文歴
1. 論文  Advances in Analog-to-Digital Converters over the Last Decade (単著) 2017/02
2. 論文  Study of flash analog-to-digital converters with background calibration (単著) 2015/06
3. 論文  Dynamic Architecture and Frequency Scaling in 0.8-1.2GS/s 7b Subranging ADC” (共著) 2015/04
4. 論文  A 6-bit, 1-GS/s, 9.9-mW Interpolated Subranging ADC in 65-nm CMOS (共著) 2015/03
5. 論文  A 7-bit 1-GS/s Flash ADC with Background Calibration (共著) 2014/04
全件表示(13件)
■ 講師・講演
1. 2015/10 高速伝送技術(京都大学)
2. 2015/09 高速ワイヤライン通信用タイムインターリーブADC(東北大学)
3. 2011/03 逐次比較型ADCにおけるデジタルアシスト(東京都市大学)
4. 2010/07 デジタルキャリブレーション付き 10b 50MS/s 820μW SAR ADC
5. 2009/07 パイプラインCMOS A/D変換器の基礎、最先端(群馬大学)
全件表示(8件)
■ 受賞学術賞
1. 2014/02 IEEE International Solid-State Circuits Conference Evening Session Award
2. 1998/04 注目発明
■ 現在の専門分野
電子デバイス、電子機器 (キーワード:アナログ回路、集積回路)